设计工具简化了IP集成,硬件验证

文章由:Altera

Altera Quartus Prime Pro软件的改进包括更快的编译时间和通用的设计输入方法,以提高设计生产力。

Altera透露,其Quartus Prime Pro软件支持其下一代高容量、高集成度fpga,特别是100万以上规模的fpga。软件的改进包括更快的编译时间,通用的设计入口方法和流线型的IP集成。

Quartus Prime Pro software v16.0提供了一个设计环境,该环境为具有超过100万个逻辑元素的大型设计进行了优化,还增加了一个增量优化功能,以减少设计迭代和加速时间万博投注网址关闭。

BluePrint平台设计人员通过允许设计人员在其设计早期进行pin分配和时钟规划,减少了设计迭代的宣称的10倍。

Qsys Pro微处理器系统设计工具具有层次结构,支持多种设计入口格式,简化了IP集成。增量优化支持旨在减少设计迭代。Arria 10 fpga和soc也有部分重构支持。

Quartus Prime设计软件为用户提供了扩展的IP核选择。这些IP核与众多IP可用性增强相结合,通过简化IP评估、IP选择和硬件验证,有助于提高设计人员的工作效率。以太网、混合内存立方体内存和视频IP核扩展了一套用于工业标准协议的高性能、低延迟IP核。

Quartus Prime设计软件v16.0的生产版本可以下载。该软件有三个版本(Pro、Standard和Lite),具体取决于目标FPGA。Quartus Prime Pro和Quartus Prime标准版本附带ModelSim-Altera Starter edition软件和IP Base套件的完整授权。Quartus Prime Pro版的节点锁定PC许可证的年度软件许可证是3995美元;Quartus Prime精简版可在Altera的商店免费下载。

留下你的评论