CES面板跟踪RISC-V的商业处理器的旅程

文章:Majeed Ahmad

小组讨论仔细看看RISC-V和处理器设计领域以及如何创造健康和竞争力的市场。

什么是RISC-V全部运动?关于RISC-V的主要误解是什么?它是否从最初的实验中移动到实际实施?在全数字CES 2021.,Engadget's Chris Schodt主办的小组讨论仔细研究了这项研究项目的设计运动。

例如,SiFive的首席建筑师Krste Asanovic表示,RISC-V不是开源处理器;相反,它是一个开放的标准,任何人都可以实现它。然后,卡里斯塔雷德蒙德,首席执行官RISC-V国际,澄清了开源硬件与开源软件不同,感觉冻结指令集架构(ISA)作为耐用的长期组件。ISA是处理器理解的词汇,软件是用处理器理解它的词汇表。

接下来,任何人都可以接受它并设计像扩展等其他方面。“它没有IP纠缠,工程师可以分享他们的设计努力的结果,”Redmond添加了。她还阐述了RISC-V国际作为RISC-V设计基地的管家的角色。“目标是在基本的建筑物上进行合作,并留下大量商业化和差异化的空间。”

此外,作为设计活动的重心,RISC-V International即将推出第一批在线课程,以帮助设计师和学生迅速。


2021 CES事件的插图 跟随所有的aspencore网络CES 2021的覆盖范围,编辑将参加虚拟keynotes,会话和演示,并涵盖新产品“AT”或与节目一起发布。


RISC-V存储控制器

什么是存储产品制造商与设计处理器,尤其是RISC-V处理器?在2020年12月的RISC-V峰会上,西部数据共享存储公司一直在设计的闪存阵列的存储控制器的详细信息。

在每个笔记本电脑和桌面上的SSD实际上存在于,接口设备通过PCIe或其他界面与处理器交谈。控制器是一种处理器,便于与主CPU的接口以及闪存,并且该控制器/处理器基于RISC-V开放标准。

TISC-V高级商务总监TID Marena表示,Western Digital的高级商务总监表示,通用处理器为应用程序做了很多东西;仍然,对于某些应用程序来说,这不是真正的最佳状态。他提到CPU绝对控制主内存作为一个情况,在这里,RISC-V提供了一个改变该架构的场地。“RISC-V就像具有微型架构,所以工程师可以设计和定制他们想要的内容。”

数据中心芯片中的RISC-V

五岁的祖先esperanto Technologies使用RISC-V在数据中心环境中加速AI工作负载,在单件芯片上包装超过1,000个低功耗RISC-V核的芯片。Esperanto总裁兼首席执行官艺术Swift表示,该公司评估了自己的指令集与专有指令集与RISC-V。“RISC-V在实施软件的指导方面非常有效。”

AI ChipMaker是RISC-V基金会的早期成员之一,早期决定采用RISC-V的经济观点。在这里,RISC-V International的RedMond补充说,处理器设计中的公式,传统上基于价格/性能矩阵,从根本上改变了。设计灵活性现在是处理器设计领域的第三主要考虑因素。

Sifive的Asanovic通过注意到许多人因其商业模式而转向RISC-V来扩展到这一点。因此,而不是基于同一核心的所有处理器,而是有机会从各种各样的核心供应商许可。现在有七家商业IP供应商用于RISC-V处理器设计。万博投注网址

秀丽本身提供了各种可授权的核心,设计师可以在其商业芯片中包含。该公司还提供服务,使工程师能够一直到硅和制造芯片。他称Sifive在Linux软件世界中类似于红帽的角色。

本文最初发布edn.

Majeed Ahmad.是EDN主编,覆盖了电子设计行业的二十多年了。

相关文章:

发表评论